Bibliographic Metadata

Title
STM32 Fail-Safe System
Additional Titles
STM32 Fail-Safe System
AuthorBayer, Florian
Thesis advisorPosch, Andreas
Published2017
Date of SubmissionFebruary 2017
LanguageGerman
Document typeBachelor Thesis
Keywords (DE)16 Bit Auswertelogik / Fail-Safe System / 2 aus 2 Prozessoranordnung
Keywords (EN)16 bit comparator / Fail-Safe System / 2 of 2 processor arrangement
Restriction-Information
 _
Classification
Abstract (German)

Für sicherheitskritische Systeme sind ausfallssichere Prozess-Systeme

einzusetzen. Eine mögliche Lösungsvariante für Fail Safe Prozessor-Systeme

stellt die im Zuge dieses Projekts durchzuführende 2 aus 2 Prozessoranordnung dar.

Es werden auf einer gemeinsamen Printplatte zwei STM32-F4 Mikrocontroller

angeordnet, wobei beide über einen gemeinsamen Systemtakt verfügen.

Durch diese Konfiguration wird sichergestellt, dass wirklich beide Prozessoren

taktsynchron arbeiten.

In einer eigens dafür zu entwickelnden Auswertelogik werden die beiden

Daten/Adressbussysteme überwacht und bei unterschiedlichem Timing wird eine Fail-Safe Warnung abgegeben.

Abstract (English)

For safety-critical systems fail-safe process systems should be used. One possible solution for fail-safe processor systems, the 2 of 2 processor arrangement, will be carried out in this project. Two STM32-F4 microcontroller are therefore mounted on a common printed circuit board where both are provided with the same system clock. This configuration ensures that both processors work isochronously. A custom developed evaluation circuit will monitor the data / address bus and trigger a fail-safe warning if there are any timing differences.

Stats
The PDF-Document has been downloaded 0 times.